|
几乎所有的视频编译码器都采用有损压缩,最小化与视频相关的数据量。
我们采用级联一个外码同时应用迭代软译码算法,以期进一步提高差分空时编码系统的纠错性能。
利用多级离子注入技术,一种新型的CMOS四值译码器与编码器被设计。
该文提出了一种级联的卷积码混合译码算法。
为了降低低密度奇偶检验码的误码平底,提出一种基于陷阱集状态检测的两级置信度传播译码算法。
采用部分译码方式的桶式移位器,以其诸多优点,在芯片中得到广泛应用.
存储阵列分块技术以及分段译码技术降低了SRAM位线和字线的负载电容,从而提高了SRAM的速度。
控制核心负责协调微处理器中各部件的工作,控制指令和数据依取指、译码、执行的顺序正确流动。
维特比译码算法是卷积编码的最大似然译码算法.
你不需要知道编码器和译码器在哪里,你不需要搞清楚细节,这些PackageKit会帮你做好。
造 句 网是一部在线造句词典,其宗旨是更快地造出更优质的句子.
本文介绍了数字电路系统的逻辑设计过程,并且着重阐明异步计数器和译码器的功能,数字钟是这方面应用的一个实例。
本文介绍一种按规则序列设计的移位型计数器。此类计数器设计方便,电路简单,译码电路简单,并具有快速自启动特性。
XML是标准语言,很容易为它编写编码器和译码器。
文中研究几种利用软信息进行译码的方法,提出新的利用软信息的方法.
本文阐述了以M序列作为内码RS码作为外码的级连码的快速译码技术,着重对纠错能力很强的RS码的译码进行了研究。
小系统使用局部译码或线选择码来选择存贮器。
采用译码器构成单总线控制,设计了智能电压源组成气体放电管直流击穿电压自动测试系统。
该维特比译码器具有通用性和高速性,它支持可变码率、可变帧长的译码。
在相同条件下,最大后验概率译码算法比最大似然译码算法有更低误比特率,但由于计算量和复杂度过大而不适合硬件实现。
受众对于图形的理解便是对图形编码的译码过程.
提出了一类级联的卷积码混合译码算法。
本文全面地给出求解非系统卷积码译码恢复的一些基本算法。
存贮器存贮功能故障,存贮器地址译码功能故障,动态刷新功能故障以及奇偶校验电路的固定故障都可得到检测。
针对已有AR4JA码译码复杂度较高的问题,结合空间通信的特点,构造了一族新的基于原型图的码率兼容LDPC码。
在设计中采用了预充电及平衡技术,分段译码等技术。
该译码器电路尽可能多地使用可以共享的模块,降低了电路的规模。
该方法实现译码器的标准单元化设计,并且有效提高译码的速度,简化硬件设计。
资源编号:ZY1255486;资源类别:(造句参考大全);收集时间:2020-05-04;资源参考链接
相关评论:
|
|
|
29.83.126.*美国 弗吉尼亚州网友 于 发表评论 : |
good! |
|
|
210.22.3.*广东省深圳市 联通网友 于 发表评论 : |
好... |
|
|
56.187.165.*美国 北卡罗来纳(美国邮政局)网友 于 发表评论 : |
完美! |
|
|
【爱学语言】我们致力于分享国内互联网优秀语言学习资源,如果你也有类似的爱好,请把你收集的语言学习资源推荐给我们,我们会择优在爱学英语中刊登您的资源。
推荐邮箱:401650071###qq.com (请将###换成@)
【爱学英语】所有资源都来源互联网公开资料或网友推荐,如果侵权或损害您的利益了,请及时联系我们删除,谢谢。联系邮箱:401650071###qq.com (请将###换成@)
|
|
|
|
|